Un circuitu di mantene MOSFET chì include resistori R1-R6, condensatori elettrolitici C1-C3, condensatore C4, triode PNP VD1, diodi D1-D2, relè intermedi K1, un comparatore di tensione, un chip integratu NE556, è un MOSFET Q1, cù u pin No. 6 di u chip integratu dual-time NE556 chì serve cum'è un ingressu di signale, è una estremità di a resistenza R1 chì hè cunnessu à u stessu tempu à u Pin 6 di u chip integratu dual-time NE556 hè utilizatu cum'è input di signale. una estremità di a resistenza R1 hè cunnessa à u pin 14 di u chip integratu di basa dual-time NE556, una estremità di a resistenza R2, una estremità di a resistenza R4, l'emettitore di u transistor PNP VD1, u drenu di u MOSFET Q1, è u DC. alimentazione elettrica, è l'altru finale di a resistenza R1 hè cunnessu à u pin 1 di u chip integratu di basa dual-time NE556, pin 2 di u chip integratu di basa dual-time NE556, a capacità elettrolitica positiva di u condensatore C1, è u relay intermediate. K1 contactu normalmente chjusu K1-1, l'altra estremità di u relay intermediu K1 contatti normalmente chjusu K1-1, u polu negativu di u condensatore elettroliticu C1 è una estremità di u condensatore C3 sò cunnessi à a terra di l'alimentazione, l'altra estremità di u condensatore C3. hè cunnessu à u pin 3 di u chip integratu di basa di tempu duale NE556, u pin 4 di u chip integratu di basa di tempu duale NE556 hè cunnessu à u polu pusitivu di u condensatore elettroliticu C2 è l'altru finale di a resistenza R2 à u stessu tempu, è U polu negativu di u condensatore elettroliticu C2 hè cunnessu à a terra di l'alimentazione, è u polu negativu di u condensatore elettroliticu C2 hè cunnessu à a terra di l'alimentazione. U polu negativu di C2 hè cunnessu à a terra di l'alimentazione, u pin 5 di u chip integratu NE556 di basa di tempu duale hè cunnessu à una estremità di a resistenza R3, l'altra estremità di a resistenza R3 hè cunnessa à l'entrata di fase positiva di u comparatore di tensione. , l'ingressu di fase negativa di u comparatore di tensione hè cunnessu à u polu pusitivu di u diodu D1 è l'altru estremità di a resistenza R4 à u stessu tempu, u polu negativu di u diodu D1 hè cunnessu à a terra di l'alimentazione, è l'output di u comparatore di tensione hè cunnessu à a fine di a resistenza R5, l'altru finale di a resistenza R5 hè cunnessu à u triplex PNP. L'output di u comparatore di tensione hè cunnessu à una estremità di a resistenza R5, l'altru finale di a resistenza R5 hè cunnessu à a basa di u transistor PNP VD1, u cullettore di u transistor PNP VD1 hè cunnessu à u polu pusitivu di u diodu. D2, u polu negativu di u diodu D2 hè cunnessu à a fine di a resistenza R6, a fine di u condensatore C4, è a porta di u MOSFET à u stessu tempu, l'altru finale di a resistenza R6, l'altru finale di u condensatore C4, è l'altru finale di u relay intermediu K1 sò tutti cunnessi à a terra di alimentazione elettrica è l'altru finale di u relay intermediu K1 hè cunnessu à a surgente di a fonte di l'energia.MOSFET.
Circuitu di ritenzione MOSFET, quandu A furnisce un signalu di trigger bassu, in questu momentu u chip integratu NE556 di basa di tempu duale, chip integratu di basa di tempu duale NE556 pin 5 output high level, high level in l'ingressu di fase positiva di u comparatore di tensione, u negativu. input di fase di u comparator di tensione da u resistore R4 è u diode D1 per furnisce una tensione di riferimentu, à questu tempu, u comparatore di voltage output high level, l'altu livellu per fà u Triode VD1 cunduce, u currente chì scorri da u cullettore di triode VD1 carichi capacitor C4 à traversu diode D2, è à u listessu tempu, MOSFET Q1 cunduce, à stu mumentu, a bobina di u relay intermediate K1 hè assorbita, è u relay intermediate K1 nurmalmente chjusu cuntattu K 1-1 hè disconnected, è dopu à l'intermediu. u relay K1 normalmente chjusu u cuntattu K 1-1 hè disconnected, l'alimentazione DC à i piedi 1 è 2 di u chip integratu di basa dual-time NE556 furnisce a tensione di alimentazione hè almacenata finu à a tensione nantu à u pin 1 è u pin 2 di u dual-time. U chip integratu di basa di tempu NE556 hè incaricatu à 2/3 di a tensione di furnimentu, u chip integratu di basa duale-tempu NE556 hè automaticamente resettatu, è u pin 5 di u chip integratu di basa di dual-time NE556 hè automaticamente restauratu à un livellu bassu, è I circuiti successivi ùn funzionanu micca, mentre chì à questu tempu, u condensatore C4 hè scaricatu per mantene a cunduzzione MOSFET Q1 finu à a fine di a scaricazione di capacità C4 è a liberazione di bobina di u relay intermediu K1, u relay intermediu K1 normalmente chjusu u cuntattu K 11 chjusu, à questu. U tempu attraversu u relay intermediu chjusu K1 u cuntattu nurmalmente chjusu K 1-1 serà chip integratu di basa di tempu duale NE556 1 piede è 2 piedi di liberazione di tensione off, per a prossima volta à u chip integratu di basa di tempu duale NE556 pin 6 per furnisce un bassu. segnu di trigger per fà u chip integratu NE556 di basa di tempu duale per preparà.
A struttura di u circuitu di sta applicazione hè simplice è nova, quandu u chip integratu di basa di u tempu duale NE556 pin 1 è pin 2 carica à 2/3 di a tensione di furnimentu, u chip integratu di basa di u tempu duale NE556 pò esse resettatu automaticamente, u chip integratu di basa di u tempu duale. NE556 pin 5 torna automaticamente à un livellu bassu, in modu chì i circuiti successivi ùn funzionanu micca, in modu di piantà automaticamente u condensatore di carica C4, è dopu avè firmatu a carica di u condensatore C4 mantinutu da u cunduttore MOSFET Q1, sta applicazione pò mantene continuamente.MOSFETQ1 conductive per 3 seconde.
Include resistori R1-R6, condensatori elettrolitici C1-C3, condensatore C4, transistor PNP VD1, diodi D1-D2, relè intermedio K1, comparatore di tensione, chip integrato di doppia base NE556 e MOSFET Q1, pin 6 di a doppia base di tempo integrata. U chip NE556 hè adupratu cum'è un input di signale, è una estremità di a resistenza R1 hè cunnessa à u pin 14 di u chip integratu NE556, a resistenza R2, u pin 14 di u chip integratu NE556 è u pin 14 di u tempu duale. chip integratu di basa NE556, è a resistenza R2 hè cunnessu à u pin 14 di u chip integratu dual time NE556. pin 14 di u chip integratu dual-time NE556, una estremità di a resistenza R2, una estremità di a resistenza R4, transistor PNP
Chì tipu di principiu di travagliu?
Quandu A furnisce un signalu di trigger bassu, allora u chip integratu NE556 di basa à tempu duale, chip integratu di basa duale NE556 pin 5 output high level, altu livellu in l'ingressu di fase positiva di u comparatore di tensione, l'ingressu di fase negativa di u cumparatore di tensione da u resistore R4 è u diode D1 per furnisce a tensione di riferimentu, sta volta, u comparatore di tensione di uscita altu livellu, l'altu livellu di u transistor VD1 cunduzzione, u currente scorri da u cullettore di u transistor VD1 attraversu u diode D2 à u condensatore C4 carica, à questu tempu, u relay intermediu K1 aspirazione bobina, u relay intermediate K1 aspirazione bobina. U currente chì scorri da u cullettore di transistor VD1 hè caricatu à u condensatore C4 attraversu u diode D2, è à u stessu tempu,MOSFETQ1 conduce, à questu tempu, a bobina di u relay intermediu K1 hè aspirazione, è u relay intermediariu K1 u cuntattu nurmalmente chjusu K 1-1 hè disconnected, è dopu chì u relay intermediu K1 u cuntattu nurmalmente chjusu K 1-1 hè disconnected, u putere. a tensione di fornitura furnita da a fonte d'energia DC à i piedi 1 è 2 di u chip integratu dual timebase NE556 hè almacenatu finu à quandu u voltage nantu à u pin 1 è u pin 2 di u chip integratu dual time NE556 hè carica à 2/3 di a tensione di furnimentu, u chip integratu dual-time NE556 hè automaticamente resettatu, è u pin 5 di u chip integratu dual-time NE556 hè automaticamente restauratu à un livellu bassu, è i circuiti sussegwente ùn funzionanu micca, è à questu tempu, u U condensatore C4 hè scaricatu per mantene a cunduzzione MOSFET Q1 finu à a fine di a scaricazione di u condensatore C4, è a bobina di u relay intermediu K1 hè liberata, è u relay intermediu K1 normalmente chjusu u cuntattu K 1-1 hè disconnected. Relay K1 nurmally closed contact K 1-1 closed, this time through the closed intermediate relay K1 nurmly closed contact K 1-1 will be dual-time base integrated chip NE556 1 feet and 2 feet on the voltage release, per a prossima volta à u chip integratu NE556 pin 6 di basa dual-tempu per furnisce un signale di trigger per stabilisce u bassu, per fà preparazioni per u set chip integratu NE556 di basa dual-time.
Postu tempu: Apr-19-2024